【專家貼】開關(guān)電源芯片輸出電壓調(diào)整率的技術(shù)揭秘!
輸出電壓調(diào)整率是開關(guān)電源的一項(xiàng)重要指標(biāo),在高壓浮地Buck、高壓浮地Buck-boost、原邊反饋Flyback等拓?fù)鋺?yīng)用中,由于輸出電壓不能被控制芯片直接采樣,輸出電壓調(diào)整率受電源系統(tǒng)參數(shù)影響顯著,避免知其然而不知其所以然,這對(duì)電源應(yīng)用工程師是一個(gè)難點(diǎn)。
01
如何改善高壓非隔離架構(gòu)的
輸出電壓調(diào)整率?
勵(lì)磁模態(tài)[t0,t1]
消磁模態(tài)[t1,t2]
振蕩模態(tài)[t2,t3]
關(guān)鍵點(diǎn)工作波形
實(shí)戰(zhàn)技巧
1. 由公式(1)式可知,可通過調(diào)整D1和D2正向壓降來微調(diào)輸出電壓穩(wěn)態(tài)值;
2. 不同負(fù)載下,輸出電容的放電速率變化較大,為改善輸出電壓負(fù)載調(diào)整率,供電電容放電速率建議為0.5~2倍的輸出電容滿載放電速率。
02
如何改善原邊反饋反激架構(gòu)的
輸出電壓調(diào)整率?
在DCM工作模式下,原邊反饋反激電源的典型電路及工作波形如下:
典型電路圖
關(guān)鍵點(diǎn)工作波形
實(shí)戰(zhàn)技巧
1. 為了避免漏感振蕩對(duì)輸出電壓間接采樣的影響,RCD吸收電路的串聯(lián)電阻Rrcd建議大于100Ω,FB腳并聯(lián)電容CFB建議大于33pF;
2. 為了減小VDD回路對(duì)輸出電壓間接采樣的影響,D2建議用快管,Rvdd建議大于4.7Ω;
3. 變壓器設(shè)計(jì)合理,最小消磁時(shí)間Tdmg_min務(wù)必大于2us(推薦大于2.5us),利于芯片內(nèi)部的采樣和保持(S/H)運(yùn)算。
備注:其中Vcs_min為芯片CS腳的最小基準(zhǔn)電壓
03
典型應(yīng)用案例
浮地Buck智能wifi排插應(yīng)用案例
5V250mA Buck 非隔離方案
浮地Buck-boost智能家電應(yīng)用案例
12V300mA Buck-Boost 非隔離方案
原邊反饋Flyback網(wǎng)通適配器應(yīng)用案例
12V1.5A 適配器應(yīng)用方案